Схемотехническое проектирование устройств на базе ПЛИС фирмы Xilinx

Схемотехническое проектирование устройств на базе ПЛИС фирмы Xilinx
АктуальностьИдёт набор
СтоимостьПо запросу
Продолжительность34 часа
Начало занятийПо мере формирования группы
  Записаться на курс

Программа рассчитана на слушателей, интересующихся вопросами современного состояния схемотехнического проектирования ПЛИС фирмы Xilinx (начальный уровень).

В разделе архитектура современных ПЛИС и SOPC (лекции - 10 акад.ч.) рассматриваются темы: архитектура SPLD, обзор свойств микросхем FPGA фирмы Xilinx (Spartan, Virtex, 7 Series), классификация и обзор рынка ПЛИС (Altera, Actel, Atmel), средства системного уровня проектирования, архитектура аналоговых ПЛИС, работа с PSOC, процессорные ядра и особенности проектирования для SOPC, тенденции развития и применения SOPC.

В разделе системы проектирования для ПЛИС (лекции - 12 акад.ч.) рассматриваются темы: методология проектирования, маршруты проектирования, знакомство с основными возможностями современных САПР (Quartus II), особенности схемотехнического проектирования для ПЛИС, верификации в современных САПР, внутрикристальная отладка (Chip Scope) и современные подходы к тестированию.

Лабораторные работы дают представление о графическом вводе проекта в современные САПР (ISE), внутрикристальной отладке, подготовке проекта в САПР сторонних фирм (Mentor Graphics) и импорте проекта в конечную САПР. Рассматриваются проектирование систолической структуры, JTAG-интерфейса (граничное сканирование), средств структурной реализации распространенных задач ЦОС, имплементация SOPC.


Контактная информация

пн. - пт. с 10:00 до 17:00
+7 812 346-28-18, +7 812 346-45-21
+7 812 346-45-21
ino@etu.ru

Запись на курс

Отправляя сообщение с помощью данной формы, вы соглашаетесь с обработкой своих персональных данных в соответствии с «Политикой обработки и защиты персональных данных СПбГЭТУ «ЛЭТИ». Все поля помеченные * являются обязательными для заполнения.